在PCB板的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。1、盡可能使用多層PCB相對(duì)于雙面PCB而言,地平面和電源平面,以及排列緊密的信號(hào)線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100。盡量地將每一個(gè)信號(hào)層都緊靠一個(gè)電源層或地線層。對(duì)于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。2、對(duì)于雙面PCB來(lái)說(shuō),要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應(yīng)小于13mm。3、確保每一個(gè)電路盡可能緊湊。4、盡可能將所有連接器都放在一邊。5、在每一層的機(jī)箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。6、PCB裝配時(shí),不要在頂層或者底層的焊盤(pán)上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來(lái)實(shí)現(xiàn)PCB與金屬機(jī)箱/屏蔽層或接地面上支架的緊密接觸。
尤其在使用高速數(shù)據(jù)網(wǎng)絡(luò)時(shí),攔截大量信息所需要的時(shí)間顯著低于攔截低速數(shù)據(jù)傳輸所需要的時(shí)間。數(shù)據(jù)雙絞線中的絞合線對(duì)在低頻下可以靠自身的絞合來(lái)抵抗外來(lái)干擾及線對(duì)之間的串音,但在高頻情況下(尤其在頻率超過(guò)250MHz以上時(shí)),僅靠線對(duì)絞合已無(wú)法達(dá)到抗干擾的目的,只有屏蔽才能夠抵抗外界干擾。電纜屏蔽層的作用就像一個(gè)法拉第護(hù)罩,干擾信號(hào)會(huì)進(jìn)入到屏蔽層里,但卻進(jìn)入不到導(dǎo)體中。因此,數(shù)據(jù)傳輸可以無(wú)故障運(yùn)行。由于屏蔽電纜比非屏蔽電纜具有較低的輻射散發(fā),因而防止了網(wǎng)絡(luò)傳輸被攔截。屏蔽網(wǎng)絡(luò)(屏蔽的電纜及元器件)能夠顯著減小進(jìn)入到周?chē)h(huán)境中而可能被攔截的電磁能輻射等級(jí)。不同干擾場(chǎng)的屏蔽選擇干擾場(chǎng)主要有電磁干擾及射頻干擾兩種。電磁干擾(EMI)主要是低頻干擾,馬達(dá)、熒光燈以及電源線是通常的電磁干擾源。射頻干擾(RFI)是指無(wú)線頻率干擾,主要是高頻干擾。無(wú)線電、電視轉(zhuǎn)播、雷達(dá)及其他無(wú)線通訊是通常的射頻干擾源。對(duì)于抵抗電磁干擾,選擇編織屏蔽最為有效,因其具有較低的臨界電阻;對(duì)于射頻干擾,箔層屏蔽最有效,因編織屏蔽依賴(lài)于波長(zhǎng)的變化,它所產(chǎn)生的縫隙使得高頻信號(hào)可自由進(jìn)出導(dǎo)體;而對(duì)于高低頻混合的干擾場(chǎng),則要采用具有寬帶覆蓋功能的箔層加編織網(wǎng)的組合屏蔽方式。通常,網(wǎng)狀屏蔽覆蓋率越高,屏蔽效果就越好。
1)專(zhuān)門(mén)用于探測(cè)的測(cè)試焊盤(pán)的直徑應(yīng)該不小于0.9mm 。2) 測(cè)試焊盤(pán)周?chē)目臻g應(yīng)大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么測(cè)試焊盤(pán)應(yīng)置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以內(nèi)不要放置任何元器件或測(cè)試焊盤(pán)。4) 測(cè)試焊盤(pán)應(yīng)放在一個(gè)網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標(biāo)準(zhǔn)探針和一個(gè)更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來(lái)進(jìn)行焊盤(pán)測(cè)試。測(cè)試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測(cè)試頂端通過(guò)孔放到印制電路板的非元器件/焊接面上。
湖南開(kāi)發(fā)FPC柔性版隨著PCB設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及EMI之外,開(kāi)發(fā)FPC柔性版穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開(kāi)關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,電源的波動(dòng)往往會(huì)給系統(tǒng)帶來(lái)致命的影響,于是人們提出了新的名詞:電源完整性,簡(jiǎn)稱(chēng)PI(powerintegrity)。當(dāng)今國(guó)際市場(chǎng)上,IC設(shè)計(jì)比較發(fā)達(dá),但電源完整性設(shè)計(jì)還是一個(gè)薄弱的環(huán)節(jié)。因此本文提出了PCB板中電源完整性問(wèn)題的產(chǎn)生,分析了影響電源完整性的因素并提出了解決PCB板中電源完整性問(wèn)題的優(yōu)化方法與經(jīng)驗(yàn)設(shè)計(jì),具有較強(qiáng)的理論分析與實(shí)際工程應(yīng)用價(jià)值。二、電源噪聲的起因及分析對(duì)于電源噪聲的起因我們通過(guò)一個(gè)與非門(mén)電路圖進(jìn)行分析。圖1中的電路圖為一個(gè)三輸入與非門(mén)的結(jié)構(gòu)圖,因?yàn)榕c非門(mén)屬于數(shù)字器件,它是通過(guò)“1”和“0”電平的切換來(lái)工作的。隨著IC技術(shù)的不斷提高,數(shù)字器件的切換速度也越來(lái)越快,這就引進(jìn)了更多的高頻分量,同時(shí)回路中的電感在高頻下就很容易引起電源波動(dòng)。如在圖1中,當(dāng)與非門(mén)輸入全為高電平時(shí),電路中的三極管導(dǎo)通,電路瞬間短路,電源向電容充電,同時(shí)流入地線。此時(shí)由于電源線和地線上存在寄生電感,我們由公式V=LdI/dt可知,這將在電源線和地線上產(chǎn)生電壓波動(dòng),如圖2中所示的電平上升沿所引入的ΔI噪聲。當(dāng)與非門(mén)輸入為低電平時(shí),此時(shí)電容放電,將在地線上產(chǎn)生較大的ΔI噪聲;而電源此時(shí)只有電路的瞬間短路所引起的電流突變,由于不存在向電容充電而使電流突變相對(duì)于上升沿來(lái)說(shuō)要小。從對(duì)與非門(mén)的電路進(jìn)行分析我們知道,造成電源不穩(wěn)定的根源主要在于兩個(gè)方面:一是器件高速開(kāi)關(guān)狀態(tài)下,瞬態(tài)的交變電流過(guò)大;