在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗問題困擾著許多中國(guó)工程師。本文通過簡(jiǎn)單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計(jì)算和測(cè)量方法。在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸線的定義:傳輸線由兩個(gè)具有一定長(zhǎng)度的導(dǎo)體組成,一個(gè)導(dǎo)體用來(lái)發(fā)送信號(hào),另一個(gè)用來(lái)接收信號(hào)(切記“回路”取代“地”的概念)。在一個(gè)多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關(guān)鍵是使它的特性阻抗在整個(gè)線路中保持恒定。線路板成為“可控阻抗板”的關(guān)鍵是使所有線路的特性阻抗?jié)M足一個(gè)規(guī)定值,通常在25歐姆和70歐姆之間。在多層線路板中,傳輸線性能良好的關(guān)鍵是使它的特性阻抗在整條線路中保持恒定。但是,究竟什么是特性阻抗?理解特性阻抗最簡(jiǎn)單的方法是看信號(hào)在傳輸中碰到了什么。當(dāng)沿著一條具有同樣橫截面?zhèn)鬏斁€移動(dòng)時(shí),這類似圖1所示的微波傳輸。假定把1伏特的電壓階梯波加到這條傳輸線中,如把1伏特的電池連接到傳輸線的前端(它位于發(fā)送線路和回路之間),一旦連接,這個(gè)電壓波信號(hào)沿著該線以光速傳播,它的速度通常約為6英寸/納秒。當(dāng)然,這個(gè)信號(hào)確實(shí)是發(fā)送線路和回路之間的電壓差,它可以從發(fā)送線路的任何一點(diǎn)和回路的相臨點(diǎn)來(lái)衡量。圖2是該電壓信號(hào)的傳輸示意圖。Zen的方法是先“產(chǎn)生信號(hào)”,然后沿著這條傳輸線以6英寸/納秒的速度傳播。第Y個(gè)0.01納秒前進(jìn)了0.06英寸,這時(shí)發(fā)送線路有多余的正電荷,而回路有多余的負(fù)電荷,正是這兩種電荷差維持著這兩個(gè)導(dǎo)體之間的1伏電壓差,而這兩個(gè)導(dǎo)體又組成了一個(gè)電容器。在下一個(gè)0.01納秒中,又要將一段0.06英寸傳輸線的電壓從0調(diào)整到1伏特,這必須加一些正電荷到發(fā)送線路,而加一些負(fù)電荷到接收線路。每移動(dòng)0.06英寸,必須把更多的正電荷加到發(fā)送線路,而把更多的負(fù)電荷加到回路。每隔0.01納秒,必須對(duì)傳輸線路的另外一段進(jìn)行充電,然后信號(hào)開始沿著這一段傳播。電荷來(lái)自傳輸線前端的電池,當(dāng)沿著這條線移動(dòng)時(shí),就給傳輸線的連續(xù)部分充電,因而在發(fā)送線路和回路之間形成了1伏特的電壓差。每前進(jìn)0.01納秒,就從電池中獲得一些電荷(±Q),恒定的時(shí)間間隔(±t)內(nèi)從電池中流出的恒定電量(±Q)就是一種恒定電流。流入回路的負(fù)電流實(shí)際上與流出的正電流相等,而且正好在信號(hào)波的前端,交流電流通過上、下線路組成的電容,結(jié)束整個(gè)循環(huán)過程。
(一) 畫好原理圖很多工程師都覺得layout工作更重要一些,原理圖就是為了生成網(wǎng)表方便PCB做檢查用的。其實(shí),在后續(xù)電路調(diào)試過程中原理圖的作用會(huì)更大一些。無(wú)論是查找問題還是和同事交流,還是原理圖更直觀更方便。另外養(yǎng)成在原理圖中做標(biāo)注的習(xí)慣,把各部分電路在layout的時(shí)候要注意到的問題標(biāo)注在原理圖上,對(duì)自己或者對(duì)別人都是一個(gè)很好的提醒。層次化原理圖,把不同功能不同模塊的電路分成不同的頁(yè),這樣無(wú)論是讀圖還是以后重復(fù)使用都能明顯的減少工作量。使用成熟的設(shè)計(jì)總是要比設(shè)計(jì)新電路的風(fēng)險(xiǎn)小。每次看到把所有電路都放在一張圖紙上,一片密密麻麻的器件,腦袋就能大一圈。(二) 好好進(jìn)行電路布局心急的工程師畫完原理圖,把網(wǎng)表導(dǎo)入PCB后就迫不及待的把器件放好,開始拉線。其實(shí)一個(gè)好的PCB布局能讓你后面的拉線工作變得簡(jiǎn)單,讓你的PCB工作的更好。每一塊板子都會(huì)有一個(gè)信號(hào)路徑,PCB布局也應(yīng)該盡量遵循這個(gè)信號(hào)路徑,讓信號(hào)在板子上可以順暢的傳輸,人們都不喜歡走迷宮,信號(hào)也一樣。如果原理圖是按照模塊設(shè)計(jì)的,PCB也一樣可以。按照不同的功能模塊可以把板子劃分為若干區(qū)域。模擬數(shù)字分開,電源信號(hào)分開,發(fā)熱器件和易感器件分開,體積較大的器件不要太靠近板邊,注意射頻信號(hào)的屏蔽等等……多花一分的時(shí)間去優(yōu)化PCB的布局,就能在拉線的時(shí)候節(jié)省更多的時(shí)間。
北京貼片SMT隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號(hào)完整性已經(jīng)成為高速數(shù)字PCB設(shè)計(jì)必須關(guān)心的問題之一。專業(yè)貼片SMT元器件和PCB板的參數(shù)、元器件在PCB板上的布局、高速信號(hào)的布線等因素,都會(huì)引起信號(hào)完整性問題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。如何在PCB板的設(shè)計(jì)過程中充分考慮到信號(hào)完整性的因素,并采取有效的控制措施,已經(jīng)成為當(dāng)今PCB設(shè)計(jì)業(yè)界中的一個(gè)熱門課題?;谛盘?hào)完整性計(jì)算機(jī)分析的高速數(shù)字PCB板設(shè)計(jì)方法能有效地實(shí)現(xiàn)PCB設(shè)計(jì)的信號(hào)完整性。1. 信號(hào)完整性問題概述信號(hào)完整性(SI)是指信號(hào)在電路中以正確的時(shí)序和電壓作出響應(yīng)的能力。如果電路中信號(hào)能夠以要求的時(shí)序、持續(xù)時(shí)間和電壓幅度到達(dá)IC,則該電路具有較好的信號(hào)完整性。反之,當(dāng)信號(hào)不能正常響應(yīng)時(shí),就出現(xiàn)了信號(hào)完整性問題。從廣義上講,信號(hào)完整性問題主要表現(xiàn)為5個(gè)方面:延遲、反射、串?dāng)_、同步切換噪聲(SSN)和電磁兼容性(EMI)。延遲是指信號(hào)在PCB板的導(dǎo)線上以有限的速度傳輸,信號(hào)從發(fā)送端發(fā)出到達(dá)接收端,其間存在一個(gè)傳輸延遲。信號(hào)的延遲會(huì)對(duì)系統(tǒng)的時(shí)序產(chǎn)生影響,在高速數(shù)字系統(tǒng)中,傳輸延遲主要取決于導(dǎo)線的長(zhǎng)度和導(dǎo)線周圍介質(zhì)的介電常數(shù)。另外,當(dāng)PCB板上導(dǎo)線(高速數(shù)字系統(tǒng)中稱為傳輸線)的特征阻抗與負(fù)載阻抗不匹配時(shí),信號(hào)到達(dá)接收端后有一部分能量將沿著傳輸線反射回去,使信號(hào)波形發(fā)生畸變,甚至出現(xiàn)信號(hào)的過沖和下沖。信號(hào)如果在傳輸線上來(lái)回反射,就會(huì)產(chǎn)生振鈴和環(huán)繞振蕩。
從IC芯片的發(fā)展及封裝形式來(lái)看,芯片體積越來(lái)越小、引腳數(shù)越來(lái)越多;同時(shí),由于近年來(lái)IC工藝的發(fā)展,使得其速度也越來(lái)越高。這就帶來(lái)了一個(gè)問題,即電子設(shè)計(jì)的體積減小導(dǎo)致電路的布局布線密度變大,而同時(shí)信號(hào)的頻率還在提高,從而使得如何處理高速信號(hào)問題成為一個(gè)設(shè)計(jì)能否成功的關(guān)鍵因素。隨著電子系統(tǒng)中邏輯復(fù)雜度和時(shí)鐘頻率的迅速提高,信號(hào)邊沿不斷變陡,印刷電路板的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì),線跡互連和板層的影響可以不考慮,但當(dāng)頻率超過50 MHz時(shí),互連關(guān)系必須考慮,而在*定系統(tǒng)性能時(shí)還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(Signal Integrity,SI)問題。當(dāng)硬件工作頻率增高后,每一根布線網(wǎng)絡(luò)上的傳輸線都可能成為發(fā)射天線,對(duì)其他電子設(shè)備產(chǎn)生電磁輻射或與其他設(shè)備相互干擾,從而使硬件時(shí)序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標(biāo)準(zhǔn)提出了解決硬件實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念在高速數(shù)字電路中,由于串?dāng)_、反射、過沖、振蕩、地彈、偏移等信號(hào)完整性問題,本來(lái)在低速電路中無(wú)需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來(lái)越復(fù)雜,電磁兼容性也變成了一個(gè)不能不考慮的問題。要解決高速電路設(shè)計(jì)的問題,首先需要真正明白高速信號(hào)的概念。高速不是就頻率的高低來(lái)說(shuō)的,而是由信號(hào)的邊沿速度決定的,一般認(rèn)為上升時(shí)間小于4倍信號(hào)傳輸延遲時(shí)可視為高速信號(hào)。即使在工作頻率不高的系統(tǒng)中,也會(huì)出現(xiàn)信號(hào)完整性的問題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號(hào)邊沿比以前更陡更快,因此在工作時(shí)鐘不高的情況下也屬于高速器件,隨之帶來(lái)了信號(hào)完整性的種種問題。
1. 從原理圖到PCB的設(shè)計(jì)流程建立元件參數(shù)——>輸入原理網(wǎng)表->設(shè)計(jì)參數(shù)設(shè)置->手工布局->手工布線->驗(yàn)證設(shè)計(jì)——>復(fù)查->CAM輸出。2. 參數(shù)設(shè)置相鄰導(dǎo)線間距必須能滿足電氣安全要求,而且為了便于操作和生產(chǎn),間距也應(yīng)盡量寬些。最小間距至少要能適合承受的電壓,在布線密度較低時(shí),信號(hào)線的間距可適當(dāng)?shù)丶哟螅瑢?duì)高、低電平懸殊的信號(hào)線應(yīng)盡可能地短且加大間距,一般情況下將走線間距設(shè)為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以避免加工時(shí)導(dǎo)致焊盤缺損。當(dāng)與焊盤連接的走線較細(xì)時(shí),要將焊盤與走線之間的連接設(shè)計(jì)成水滴狀,這樣的好處是焊盤不容易起皮,而是走線與焊盤不易斷開。3. 元器件布局實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會(huì)對(duì)電子設(shè)備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會(huì)形成信號(hào)波形的延遲,在傳輸線的終端形成反射噪聲;由于電源、地線的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,因此,在設(shè)計(jì)印制電路板的時(shí)候,應(yīng)注意采用正確的方法。每一個(gè)開關(guān)電源都有四個(gè)電流回路:◆ 電源開關(guān)交流回路◆ 輸出整流交流回路◆ 輸入信號(hào)源電流回路◆ 輸出負(fù)載電流回路輸入回路通過一個(gè)近似直流的電流對(duì)輸入電容充電,濾波電容主要起到一個(gè)寬帶儲(chǔ)能作用;類似地,輸出濾波電容也用來(lái)儲(chǔ)存來(lái)自輸出整流器的高頻能量,同時(shí)消除輸出負(fù)載回路的直流能量。所以,輸入和輸出濾波電容的接線端十分重要,輸入及輸出電流回路應(yīng)分別只從濾波電容的接線端連接到電源;如果在輸入/輸出回路和電源開關(guān)/整流回路之間的連接無(wú)法與電容的接線端直接相連,交流能量將由輸入或輸出濾波電容并輻射到環(huán)境中去。電源開關(guān)交流回路和整流器的交流回路包含高幅梯形電流,這些電流中諧波成分很高,其頻率遠(yuǎn)大于開關(guān)基頻,峰值幅度可高達(dá)持續(xù)輸入/輸出直流電流幅度的5倍,過渡時(shí)間通常約為50ns。這兩個(gè)回路最容易產(chǎn)生電磁干擾,因此必須在電源中其它印制線布線之前先布好這些交流回路,每個(gè)回路的三種主要的元件濾波電容、電源開關(guān)或整流器、電感或變壓器應(yīng)彼此相鄰地進(jìn)行放置,調(diào)整元件位置使它們之間的電流路徑盡可能短。