覆銅,就是將PCB上閑置的空間作為基準(zhǔn)面,然后用固體銅填充,這些銅區(qū)又稱為灌銅。敷銅的意義在于,減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率;還有,與地線相連,減小環(huán)路面積。如果PCB的地較多,有SGND、AGND、GND,等等,如何覆銅?我的做法是,根據(jù)PCB板面位置的不同,分別以最主要的“地”作為基準(zhǔn)參考來(lái)獨(dú)立覆銅,數(shù)字地和模擬地分開(kāi)來(lái)敷銅自不多言。同時(shí)在覆銅之前,首先加粗相應(yīng)的電源連線:V5.0V、V3.6V、V3.3V(SD卡供電),等等。這樣一來(lái),就形成了多個(gè)不同形狀的多變形結(jié)構(gòu)。覆銅需要處理好幾個(gè)問(wèn)題:一是不同地的單點(diǎn)連接,二是晶振附近的覆銅,電路中的晶振為一高頻發(fā)射源,做法是在環(huán)繞晶振敷銅,然后將晶振的外殼另行接地。三是孤島(死區(qū))問(wèn)題,如果覺(jué)得很大,那就定義個(gè)地過(guò)孔添加進(jìn)去也費(fèi)不了多大的事。另外,大面積覆銅好還是網(wǎng)格覆銅好,不好一概而論。為什么呢?大面積覆銅,如果過(guò)波峰焊時(shí),板子就可能會(huì)翹起來(lái),甚至?xí)鹋?。從這點(diǎn)來(lái)說(shuō),網(wǎng)格的散熱性要好些。通常是高頻電路對(duì)抗干擾要求高的多用網(wǎng)格,低頻電路有大電流的電路等常用完整的鋪銅。補(bǔ)充下:在數(shù)字電路中,特別是帶MCU的電路中,兆級(jí)以上工作頻率的電路,敷銅的作用就是為了降低整個(gè)地平面的阻抗。更具體的處理方法我一般是這樣來(lái)操作的:各個(gè)核心模塊(也都是數(shù)字電路)在允許的情況下也會(huì)分區(qū)敷銅,然后再用線把各個(gè)敷銅連接起來(lái),這樣做的目的也是為了減小各級(jí)電路之間的影響。對(duì)于數(shù)字電路模擬電路 混合的電路,地線的獨(dú)立走線,以及到最后到電源濾波電容處的匯總就不多說(shuō)了,大家都清楚。不過(guò)有一點(diǎn):模擬電路里的地線分布,很多時(shí)候不能簡(jiǎn)單敷成一片銅皮就了事,因?yàn)槟M電路里很注重前后級(jí)的互相影響,而且模擬地也要求單點(diǎn)接地,所以能不能把模擬地敷成銅皮還得根據(jù)實(shí)際情況處理。(這就要求對(duì)所用到的模擬IC的一些特殊性能還是要了解的)
1. 如果是人工焊接,要養(yǎng)成好的習(xí)慣,首先,焊接前要目視檢查一遍PCB板,并用萬(wàn)用表檢查關(guān)鍵電路(特別是電源與地)是否短路;其次,每次焊接完一個(gè)芯片就用萬(wàn)用表測(cè)一下電源和地是否短路;此外,焊接時(shí)不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計(jì)算機(jī)上打開(kāi)PCB圖,點(diǎn)亮短路的網(wǎng)絡(luò),看什么地方離的最近,最容易被連到一塊。特別要注意IC內(nèi)部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來(lái)割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國(guó)POLAR ToneOhm950多層板路短路探測(cè)儀等等。5. 如果有BGA芯片,由于所有焊點(diǎn)被芯片覆蓋看不見(jiàn),而且又是多層板(4層以上),因此最好在設(shè)計(jì)時(shí)將每個(gè)芯片的電源分割開(kāi),用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時(shí),斷開(kāi)磁珠檢測(cè),很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機(jī)器自動(dòng)焊接,稍不注意就會(huì)把相鄰的電源與地兩個(gè)焊球短路。
江蘇專業(yè)貼片SMT1.寄生電容過(guò)孔本身存在著對(duì)地或電源的寄生電容,如果已知過(guò)孔在內(nèi)層上的隔離孔直徑為D2;專業(yè)貼片SMT過(guò)孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對(duì)介電常數(shù)為ε;過(guò)孔的寄生電容延Κ了電路中信號(hào)的上升時(shí)問(wèn),降低了電路的速度。如果一塊厚度為25mil的PCB,使用內(nèi)徑為10mil,焊盤直徑為20mil的過(guò)孔,內(nèi)層電氣間隙寬度為32mil時(shí),可以通過(guò)上面的公式近似算出過(guò)孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號(hào)上升時(shí)間延長(zhǎng)量。系數(shù)1/2是因?yàn)檫^(guò)孔在走線的中途。從這些數(shù)值可以看出,盡管單個(gè)過(guò)孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過(guò)孔進(jìn)行層間的切換,設(shè)計(jì)者還是要慎重考慮的。2.寄生電感過(guò)孔還具有與其高度和直徑直接相關(guān)的串聯(lián)寄生電感。若九是過(guò)孔的高度;d是中心鉆孔的直徑;則過(guò)孔的寄生電感L近似為在高速數(shù)字電路的設(shè)計(jì)中,寄生電感帶來(lái)的危害超過(guò)寄生電容的影響。過(guò)孔的寄生串聯(lián)電感會(huì)削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個(gè)電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過(guò)孔應(yīng)該盡可能短,以使其電感值最小。通過(guò)上面對(duì)過(guò)孔寄生特性的分析,為了減小過(guò)孔的寄生效應(yīng)帶來(lái)的不利影響,在進(jìn)行高速PCB設(shè)計(jì)時(shí)應(yīng)盡量做到:· 盡量減少過(guò)孔,尤其是時(shí)鐘信號(hào)走線;· 使用較薄的PCB有利于減小過(guò)孔的兩種寄生參數(shù);· 過(guò)孔阻抗應(yīng)該盡可能與其連接的走線的阻抗相匹配,以便減小信號(hào)的反射;
這里主要是說(shuō)了從PCB設(shè)計(jì)封裝來(lái)解析選擇元件的技巧。元件的封裝包含很多信息,包含元件的尺寸,特別是引腳的相對(duì)位置關(guān)系,還有元件的焊盤類型。當(dāng)然我們根據(jù)元件封裝選擇元件時(shí)還有一個(gè)要注意的地方是要考慮元件的外形尺寸。引腳位置關(guān)系:主要是指我們需要將實(shí)際的元件的引腳和PCB元件的封裝的尺寸對(duì)應(yīng)起來(lái)。我們選擇不同的元件,雖然功能相同,但是元件的封裝很可能不一樣。我們需要保證PCB焊盤尺寸位置正確才能保證元件能正確焊接。焊盤的選擇:這個(gè)是我們需要考慮的比較多的地方。首先包括焊盤的類型。其類型包括兩種,一是電鍍通孔,一種是表貼類型。我們需要考慮的因素有器件成本、可用性、器件面積密度和功耗等因數(shù)。從制造角度看,表貼器件通常要比通孔器件便宜,而且一般可用性較高。對(duì)于我們一般設(shè)計(jì)來(lái)說(shuō),我們選擇表貼元件,不僅方便手工焊接,而且有利于查錯(cuò)和調(diào)試過(guò)程中更好的連接焊盤和信號(hào)。其次我們還應(yīng)該注意焊盤的位置。因?yàn)椴煌奈恢?,就代表元件?shí)際當(dāng)中不同的位置。我們?nèi)绻缓侠戆才藕副P的位置,很有可能就會(huì)出現(xiàn)一個(gè)區(qū)域元件過(guò)密,而另外一個(gè)區(qū)域元件很稀疏的情況,當(dāng)然情況更糟糕的是由于焊盤位置過(guò)近,導(dǎo)致元件之間空隙過(guò)小而無(wú)法焊接,下面就是我失敗的一個(gè)例子,我在一個(gè)光耦開(kāi)關(guān)旁邊開(kāi)了通孔,但是由于它們的位置過(guò)近,導(dǎo)致光耦開(kāi)關(guān)焊接上去以后,通孔無(wú)法再放置螺絲了。