開(kāi)發(fā)PCB打樣一個(gè)布局是否合理沒(méi)有判斷標(biāo)準(zhǔn),可以采用一些相對(duì)簡(jiǎn)單的標(biāo)準(zhǔn)來(lái)判斷布局的優(yōu)劣。最常用的標(biāo)準(zhǔn)就是使飛線總長(zhǎng)度盡可能短。PCB打樣一般來(lái)說(shuō),飛線總長(zhǎng)度越短,意味著布線總長(zhǎng)度也是越短(注意:這只是相對(duì)于大多數(shù)情況是正確的,并不是完全正確);走線越短,走線所占據(jù)的印制板面積也就越小,布通率越高。在走線盡可能短的同時(shí),還必須考慮布線密度的問(wèn)題。如何布局才能使飛線總長(zhǎng)度最短并且保證布局密度不至于過(guò)高而不能實(shí)現(xiàn)是個(gè)很復(fù)雜的問(wèn)題。因?yàn)椋{(diào)整布局就是調(diào)整封裝的放置位置,一個(gè)封裝的焊盤往往和幾個(gè)甚至幾十個(gè)網(wǎng)絡(luò)同時(shí)相關(guān)聯(lián),減小一個(gè)網(wǎng)絡(luò)飛線長(zhǎng)度可能會(huì)增長(zhǎng)另一個(gè)網(wǎng)絡(luò)的飛線長(zhǎng)度。如何能夠調(diào)整封裝的位置到最佳點(diǎn)實(shí)在給不出太實(shí)用的標(biāo)準(zhǔn),實(shí)際操作時(shí),主要依靠設(shè)計(jì)者的經(jīng)驗(yàn)觀查屏幕顯示的飛線是否簡(jiǎn)捷、有序和計(jì)算出的總長(zhǎng)度是否最短。飛線是手工布局和布線的主要參考標(biāo)準(zhǔn),手工調(diào)整布局時(shí)盡量使飛線走最短路徑,手工布線時(shí)常常按照飛線指示的路徑連接各個(gè)焊盤。Protel的飛線優(yōu)化算法可以有效地解決飛線連接的最短路徑問(wèn)題。飛線的連接策略Protel提供了兩種飛線連接方式供使用者選擇:順序飛線和最短樹飛線。在布線參數(shù)設(shè)置中的飛線模式頁(yè)可以設(shè)置飛線連接策略,應(yīng)該選擇最短樹策略。動(dòng)態(tài)飛線在有關(guān)飛線顯示和控制一節(jié)中已經(jīng)講到: 執(zhí)行顯示網(wǎng)絡(luò)飛線、顯示封裝飛線和顯示全部飛線命令之一后飛線顯示開(kāi)關(guān)打開(kāi),執(zhí)行隱含全部飛線命令后飛線顯示開(kāi)關(guān)關(guān)閉。
【第Y招】多層板布線高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來(lái)完成設(shè)計(jì)?! 镜诙小扛咚匐娮悠骷苣_間的引線彎折越少越好 高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。 【第三招】高頻電路器件管腳間的引線越短越好 信號(hào)的輻射強(qiáng)度是和信號(hào)線的走線長(zhǎng)度成正比的,高頻的信號(hào)引線越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號(hào)線都是要求盡可能的走線越短越好?! 镜谒恼小扛哳l電路器件管腳間的引線層間交替越少越好 所謂“引線的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。
大量涉及蝕刻面的質(zhì)量問(wèn)題都集中在上板面被蝕刻的部分,而這些問(wèn)題來(lái)自于蝕刻劑所產(chǎn)生的膠狀板結(jié)物的影響。對(duì)這一點(diǎn)的了解是十分重要的,因膠狀板結(jié)物堆積在銅表面上。一方面會(huì)影響噴射力,另一方面會(huì)阻檔了新鮮蝕刻液的補(bǔ)充,使蝕刻的速度被降低。正因膠狀板結(jié)物的形成和堆積,使得基板上下面的圖形的蝕刻程度不同,先進(jìn)入的基板因堆積尚未形成,蝕刻速度較快, 故容易被徹底地蝕刻或造成過(guò)腐蝕,而后進(jìn)入的基板因堆積已形成,而減慢了蝕刻的速度。蝕刻設(shè)備的維護(hù)維護(hù)蝕刻設(shè)備的最關(guān)鍵因素就是要保證噴嘴的高清潔度及無(wú)阻塞物,使噴嘴能暢順地噴射。阻塞物或結(jié)渣會(huì)使噴射時(shí)產(chǎn)生壓力作用,沖擊板面。而噴嘴不清潔,則會(huì)造成蝕刻不均勻而使整塊電路板報(bào)廢。明顯地,設(shè)備的維護(hù)就是更換破損件和磨損件,因噴嘴同樣存在著磨損的問(wèn)題,所以更換時(shí)應(yīng)包括噴嘴。此外,更為關(guān)鍵的問(wèn)題是要保持蝕刻機(jī)沒(méi)有結(jié)渣,因很多時(shí)結(jié)渣堆積過(guò)多會(huì)對(duì)蝕刻液的化學(xué)平衡產(chǎn)生影響。同樣地,如果蝕刻液出現(xiàn)化學(xué)不平衡,結(jié)渣的情況就會(huì)愈加嚴(yán)重。蝕刻液突然出現(xiàn)大量結(jié)渣時(shí),通常是一個(gè)信號(hào),表示溶液的平衡出現(xiàn)了問(wèn)題,這時(shí)應(yīng)使用較強(qiáng)的鹽酸作適當(dāng)?shù)那鍧嵒驅(qū)θ芤哼M(jìn)行補(bǔ)加。
在PCB(印制電路板)中,印制導(dǎo)線用來(lái)實(shí)現(xiàn)電路元件和器件之間電氣連接,是PCB中的重要組件,PCB導(dǎo)線多為銅線,銅自身的物理特性也導(dǎo)致其在導(dǎo)電過(guò)程中必然存在一定的阻抗,導(dǎo)線中的電感成分會(huì)影響電壓信號(hào)的傳輸,而電阻成分則會(huì)影響電流信號(hào)的傳輸,在高頻線路中電感的影響尤為嚴(yán)重,因此,在PCB設(shè)計(jì)中必須注意和消除印制導(dǎo)線阻抗所帶來(lái)的影響。1印制導(dǎo)線產(chǎn)生干擾的原因PCB上的印制導(dǎo)線通電后在直流或交流狀態(tài)下分別對(duì)電流呈現(xiàn)電阻或感抗,而平行導(dǎo)線之間存在電感效應(yīng),電阻效應(yīng),電導(dǎo)效應(yīng),互感效應(yīng);一根導(dǎo)線上的變化電流必然影響另一根導(dǎo)線,從而產(chǎn)生干擾;PCB板外連接導(dǎo)線甚至元器件引線都可能成為發(fā)射或接收干擾信號(hào)的天線。印制導(dǎo)線的直流電阻和交流阻抗可以通過(guò)公式和公式來(lái)計(jì)算,R=PL/S和XL=2πfL式中L為印制導(dǎo)線長(zhǎng)度(m),s為導(dǎo)線截面積(mm2),ρ為銅的電阻率,TT為常數(shù),f為交流頻率。正是由于這些阻抗的存在,從而產(chǎn)生一定的電位差,這些電位差的存在,必然會(huì)帶來(lái)干擾,從而影響電路的正常工作。2 PCB電流與導(dǎo)線寬度的關(guān)系PCB導(dǎo)線寬度與電路電流承載值有關(guān),一般導(dǎo)線越寬,承載電流的能力越強(qiáng)。在實(shí)際的PCB制作過(guò)程中,導(dǎo)線寬度應(yīng)以能滿足電氣性能要求而又便于生產(chǎn)為宜,它的最小值以承受的電流大小而定,導(dǎo)線寬度和間距可取0.3mm(12mil)。導(dǎo)線的寬度在大電流的情況下還要考慮其溫升問(wèn)題。PCB設(shè)計(jì)銅鉑厚度、線寬
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達(dá)到突變處信號(hào)反射噪聲不超過(guò)電壓擺幅的5%這一噪聲預(yù)算要求,阻抗變化必須小于10%。這有時(shí)很難做到,以 FR4板材上微帶線的情況為例,我們計(jì)算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達(dá)到了20%。反射信號(hào)的幅度必然超標(biāo)。至于對(duì)信號(hào)造成多大影響,還和信號(hào)上升時(shí)間和驅(qū)動(dòng)端到反射點(diǎn)處信號(hào)的時(shí)延有關(guān)。但至少這是一個(gè)潛在的問(wèn)題點(diǎn)。幸運(yùn)的是這時(shí)可以通過(guò)阻抗匹配端接解決問(wèn)題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長(zhǎng)6mil寬線條的兩個(gè)端點(diǎn)處都會(huì)發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負(fù)反射。如果兩次反射間隔時(shí)間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設(shè)傳輸信號(hào)為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設(shè)6mil線長(zhǎng)度極短,兩次反射幾乎同時(shí)發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預(yù)算要求。因此,這種反射是否影響信號(hào),有多大影響,和阻抗變化處的時(shí)延以及信號(hào)上升時(shí)間有關(guān)。研究及實(shí)驗(yàn)表明,只要阻抗變化處的時(shí)延小于信號(hào)上升時(shí)間的20%,反射信號(hào)就不會(huì)造成問(wèn)題。如果信號(hào)上升時(shí)間為1ns,那么阻抗變化處的時(shí)延小于0.2ns對(duì)應(yīng)1.2英寸,反射就不會(huì)產(chǎn)生問(wèn)題。也就是說(shuō),對(duì)于本例情況,6mil寬走線的長(zhǎng)度只要小于3cm就不會(huì)有問(wèn)題。
一、拿一塊PCB板,首先需要在紙上記錄好所有元?dú)饧男吞?hào),參數(shù)以及位置,尤其是二極管、三級(jí)管的方向,IC缺口的方向。最好用數(shù)碼相機(jī)拍兩張?jiān)骷恢玫恼掌?。二、拆掉所有元件,要將PAD孔里的錫去掉。用酒精將板子擦洗干凈,然后放入掃描儀,在掃描儀掃描的時(shí)候要稍調(diào)高一下掃描的像素,得到較清晰的板子圖像。再用水紗紙將頂層和底層輕微打磨,打磨到銅膜發(fā)亮,放入掃描儀,啟動(dòng)PHOTOSHOP,用彩色方式將兩層分別掃入。注意,PCB在掃描儀內(nèi)擺放一定要橫平豎直,否則掃描的圖象就無(wú)法使用。三、調(diào)整畫布的對(duì)比度,明暗度,使有銅膜的部分和沒(méi)有銅膜的部分形成強(qiáng)烈對(duì)比,然后將圖轉(zhuǎn)為黑白,檢查線條是否清晰,如果不清晰,就要繼續(xù)調(diào)節(jié)。如果清晰,將圖存為黑白BMP格式兩個(gè)文件,如果發(fā)現(xiàn)圖形有問(wèn)題,還需用PHOTOSHOP進(jìn)行修正。四、將兩個(gè)BMP格式的文件分別轉(zhuǎn)為PROTEL格式文件,在PROTEL中調(diào)入兩層,如果兩層的PAD和VIA的位置基本重合,表明前幾個(gè)步驟做的很好,如果有偏差,則重復(fù)第三步,直到吻合為止,將TOP層的BMP轉(zhuǎn)化為TOP.PCB,注意要轉(zhuǎn)化到SILK層,就是黃色的那層,然后你在TOP層描線就是了,并且根據(jù)第二步的圖紙放置器件。畫完后將SILK層刪掉,不斷重復(fù)知道繪制好所有的層。五、在PROTEL中將TOP.PCB和BOT.PCB調(diào)入,合為一個(gè)圖就OK了。用激光打印機(jī)將TOP LAYER,BOTTOM LAYER分別打印到透明膠片上(1:1的比例),把膠片放到那塊PCB上,比較一下是否有誤,如果沒(méi)錯(cuò),就算成功。