吉林開發(fā)SMT焊接1.系統(tǒng)布局是否保證布線的合理或者最優(yōu),是否能保證布線的可靠進(jìn)行,是否能保證電路工作的可靠性。SMT焊接生產(chǎn)廠在布局的時(shí)候需要對(duì)信號(hào)的走向以及電源和地線網(wǎng)絡(luò)有整體的了解和規(guī)劃。2.印制板尺寸是否與加工圖紙尺寸相符,能否符合PCB制造工藝要求、有無(wú)行為標(biāo)記。這一點(diǎn)需要特別注意,不少PCB板的電路布局和布線都設(shè)計(jì)得很漂亮、合理,但是疏忽了定位接插件的精確定位,導(dǎo)致設(shè)計(jì)的電路無(wú)法和其他電路對(duì)接。3.元件在二維、三維空間上有無(wú)沖突。注意器件的實(shí)際尺寸,特別是器件的高度。在焊接免布局的元器件,高度一般不能超過(guò)3mm。4.元件布局是否疏密有序、排列整齊,是否全部布完。在元器件布局的時(shí)候,不僅要考慮信號(hào)的走向和信號(hào)的類型、需要注意或者保護(hù)的地方,同時(shí)也要考慮器件布局的整體密度,做到疏密均勻。5.需經(jīng)常更換的元件能否方便地更換,插件板插入設(shè)備是否方便。應(yīng)保證經(jīng)常更換的元器件的更換和接插的方便和可靠。6.調(diào)整可調(diào)元件是否方便。7.熱敏元件與發(fā)熱元件之間是否有適當(dāng)?shù)木嚯x。8.在需要散熱的地方是否裝有散熱器或者風(fēng)扇,空氣流是否通暢。應(yīng)注意元器件和電路板的散熱。9.信號(hào)走向是否順暢且互連最短。10.插頭、插座等與機(jī)械設(shè)計(jì)是否矛盾。11.線路的干擾問(wèn)題是否有所考慮。12.電路板的機(jī)械強(qiáng)度和性能是否有所考慮。13.電路板布局的藝術(shù)性及其美觀性。
【第Y招】多層板布線高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來(lái)完成設(shè)計(jì)?! 镜诙小扛咚匐娮悠骷苣_間的引線彎折越少越好 高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。 【第三招】高頻電路器件管腳間的引線越短越好 信號(hào)的輻射強(qiáng)度是和信號(hào)線的走線長(zhǎng)度成正比的,高頻的信號(hào)引線越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號(hào)線都是要求盡可能的走線越短越好?! 镜谒恼小扛哳l電路器件管腳間的引線層間交替越少越好 所謂“引線的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。
隨著PCB設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及EMI之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,電源的波動(dòng)往往會(huì)給系統(tǒng)帶來(lái)致命的影響,于是人們提出了新的名詞:電源完整性,簡(jiǎn)稱PI(powerintegrity)。當(dāng)今國(guó)際市場(chǎng)上,IC設(shè)計(jì)比較發(fā)達(dá),但電源完整性設(shè)計(jì)還是一個(gè)薄弱的環(huán)節(jié)。因此本文提出了PCB板中電源完整性問(wèn)題的產(chǎn)生,分析了影響電源完整性的因素并提出了解決PCB板中電源完整性問(wèn)題的優(yōu)化方法與經(jīng)驗(yàn)設(shè)計(jì),具有較強(qiáng)的理論分析與實(shí)際工程應(yīng)用價(jià)值。二、電源噪聲的起因及分析對(duì)于電源噪聲的起因我們通過(guò)一個(gè)與非門電路圖進(jìn)行分析。圖1中的電路圖為一個(gè)三輸入與非門的結(jié)構(gòu)圖,因?yàn)榕c非門屬于數(shù)字器件,它是通過(guò)“1”和“0”電平的切換來(lái)工作的。隨著IC技術(shù)的不斷提高,數(shù)字器件的切換速度也越來(lái)越快,這就引進(jìn)了更多的高頻分量,同時(shí)回路中的電感在高頻下就很容易引起電源波動(dòng)。如在圖1中,當(dāng)與非門輸入全為高電平時(shí),電路中的三極管導(dǎo)通,電路瞬間短路,電源向電容充電,同時(shí)流入地線。此時(shí)由于電源線和地線上存在寄生電感,我們由公式V=LdI/dt可知,這將在電源線和地線上產(chǎn)生電壓波動(dòng),如圖2中所示的電平上升沿所引入的ΔI噪聲。當(dāng)與非門輸入為低電平時(shí),此時(shí)電容放電,將在地線上產(chǎn)生較大的ΔI噪聲;而電源此時(shí)只有電路的瞬間短路所引起的電流突變,由于不存在向電容充電而使電流突變相對(duì)于上升沿來(lái)說(shuō)要小。從對(duì)與非門的電路進(jìn)行分析我們知道,造成電源不穩(wěn)定的根源主要在于兩個(gè)方面:一是器件高速開關(guān)狀態(tài)下,瞬態(tài)的交變電流過(guò)大;
1)專門用于探測(cè)的測(cè)試焊盤的直徑應(yīng)該不小于0.9mm 。2) 測(cè)試焊盤周圍的空間應(yīng)大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么測(cè)試焊盤應(yīng)置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以內(nèi)不要放置任何元器件或測(cè)試焊盤。4) 測(cè)試焊盤應(yīng)放在一個(gè)網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標(biāo)準(zhǔn)探針和一個(gè)更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來(lái)進(jìn)行焊盤測(cè)試。測(cè)試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測(cè)試頂端通過(guò)孔放到印制電路板的非元器件/焊接面上。
1.寄生電容過(guò)孔本身存在著對(duì)地或電源的寄生電容,如果已知過(guò)孔在內(nèi)層上的隔離孔直徑為D2;過(guò)孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對(duì)介電常數(shù)為ε;過(guò)孔的寄生電容延Κ了電路中信號(hào)的上升時(shí)問(wèn),降低了電路的速度。如果一塊厚度為25mil的PCB,使用內(nèi)徑為10mil,焊盤直徑為20mil的過(guò)孔,內(nèi)層電氣間隙寬度為32mil時(shí),可以通過(guò)上面的公式近似算出過(guò)孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號(hào)上升時(shí)間延長(zhǎng)量。系數(shù)1/2是因?yàn)檫^(guò)孔在走線的中途。從這些數(shù)值可以看出,盡管單個(gè)過(guò)孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過(guò)孔進(jìn)行層間的切換,設(shè)計(jì)者還是要慎重考慮的。2.寄生電感過(guò)孔還具有與其高度和直徑直接相關(guān)的串聯(lián)寄生電感。若九是過(guò)孔的高度;d是中心鉆孔的直徑;則過(guò)孔的寄生電感L近似為在高速數(shù)字電路的設(shè)計(jì)中,寄生電感帶來(lái)的危害超過(guò)寄生電容的影響。過(guò)孔的寄生串聯(lián)電感會(huì)削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個(gè)電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過(guò)孔應(yīng)該盡可能短,以使其電感值最小。通過(guò)上面對(duì)過(guò)孔寄生特性的分析,為了減小過(guò)孔的寄生效應(yīng)帶來(lái)的不利影響,在進(jìn)行高速PCB設(shè)計(jì)時(shí)應(yīng)盡量做到:· 盡量減少過(guò)孔,尤其是時(shí)鐘信號(hào)走線;· 使用較薄的PCB有利于減小過(guò)孔的兩種寄生參數(shù);· 過(guò)孔阻抗應(yīng)該盡可能與其連接的走線的阻抗相匹配,以便減小信號(hào)的反射;